Книги
чёрным по белому
Главное меню
Главная О нас Добавить материал Поиск по сайту Карта книг Карта сайта
Книги
Археология Архитектура Бизнес Биология Ветеринария Военная промышленность География Геология Гороскоп Дизайн Журналы Инженерия Информационные ресурсы Искусство История Компьютерная литература Криптология Кулинария Культура Лингвистика Математика Медицина Менеджмент Металлургия Минералогия Музыка Научная литература Нумизматика Образование Охота Педагогика Политика Промышленные производства Психология Путеводители Религия Рыбалка Садоводство Саморазвитие Семиотика Социология Спорт Столярное дело Строительство Техника Туризм Фантастика Физика Футурология Химия Художественная литература Экология Экономика Электроника Энергетика Этика Юриспруденция
Новые книги
Цуканов Б.И. "Время в психике человека" (Медицина)

Суворов С. "Танк Т-64. Первенец танков 2-го поколения " (Военная промышленность)

Нестеров В.А. "Основы проэктирования ракет класса воздух- воздух и авиационных катапульных установок для них" (Военная промышленность)

Фогль Б. "101 вопрос, который задала бы ваша кошка своему ветеринару если бы умела говорить" (Ветеринария)

Яблоков Н.П. "Криминалистика" (Юриспруденция)
Реклама

AVR-RISC Микроконтроллерры - Трамперт В.

Трамперт В. AVR-RISC Микроконтроллерры — МК- Пресс , 2006. — 458 c.
ISBN 966-8806-07-7
Скачать (прямая ссылка): mikrokontrolerri2006.pdf
Предыдущая << 1 .. 137 138 139 140 141 142 < 143 > 144 145 146 147 148 149 .. 215 >> Следующая

Назначение контактов в разъемах, предназначенных для подключения внешних схем, показано на рис. 15.5.
Порт В для DIL 28
DiL 20. DIL 40 (цифр.) AVR с АЦП
РхО ҐО О Рх1 ADC0 ҐО О ADC1
Рх2 О О РхЗ ADC2 О О ADC3
Рх4 О с Рх5 ADC4 О О ADC5
Рхб о о Рх7 ADC6 О О ADC7
Gnd О о Vcc Аналог О О Аналог
Г1ортх = портА, Ond оп напр
порт В, порт С. Порт - Analog
Рис. 15.5. Назначение контактов в разъемах платы STK200 (вид сверху)
Описание аппаратной части STK200 319
Базовой серии семейства AVR, рассматриваемой в этой книге, соответствуют разъемы, показанные на рис. 15.5 слева. Порты В и D 20- и 40-контактных колодок подведены с помощью печатных проводников к одноименным разъемам. Последовательно с линиями РВ7, РВ6 и РВ5 для защиты интерфейса ISP включены сопротивления из массива резисторов по 10 кОм каждый (см. рис. 15.6), поэтому эти выводы следует использовать как входы или выходы с нагрузкой менее 500 мкА при Vcc = 5 В и, соответственно, — 300 мкА при VCc = 3,3 В.
Порты А и С присутствуют только для 40-контактных DIL-колодок и также соединены печатными проводниками с обозначенными соответствующим образом разъемами. Наряду с линиями ввода/вывода, каждый разъем подразумевает наличие цепей Gnd и Vcc ДЛЯ обеспечения питанием подключенной схемы. Поскольку для стабилизатора напряжения Regl на плате STK200 не предусмотрен радиатор охлаждения, то потребление тока внешней схемой обязательно должно составлять мене 100 мА. Если это ограничение не может быть выдержано, то внешняя схема должна питаться от отдельного источника питания.
Через разъем MISC к схеме может быть подведен внешний сигнал сброса (открытый коллектор, низкий активный уровень). Кроме того, эти разъемы дополняются сигналами ОСІ В, ALE и ICP микроконтроллеров AT90S8515 и AT90S4414.
Интерфейс ISP STK200
Схема интерфейса ISP (In System Programming) показана на рис. 15.6.
Рис. 15.6. Интерфейс ISP STK200
Для того чтобы защитить подключенный ПК и ключ защиты, линии SCK, MOSI и PRESET (см. рис. 15.4) снабжены диодами и подтягивающими резисторами. Линии для последовательного программирования микроконтроллера AVR соединены с выводами SPI всех DIL-колодок на плате.
Защитные резисторы RN2...RN4 находятся в массиве резисторов RN (4 х 10 кОм), который изображен на рис. 15.2 под разъемом DIL 40 для микроконтроллера AVR с АЦП.
RS232-UHmepcpeCjc STK200
Схема RS232-интepфeйca показана рис. 15.7.
370 Набор STK200 для тестирования и записи в память собственных программ
Рис. 15.7. Интерфейс RS232 платы STK200
МАХ202 — это улучшенный вариант известной микросхемы МАХ232, содержащий схему накопления заряда для формирования вспомогательных напряжений + 10 В и -10 В для ї?.8232-интерфейса, а также магистральный усилитель-формирователь для преобразования уровня TTL в уровень RS232 и наоборот.
Для передачи данных необходим девятижильный кабель с разъемом Sub D, а линии TxD и RxD не должны быть перекрестными (не используйте нуль-модем-ный кабель!).
Если интерфейс RS232 не используется, линия RxD может быть разорвана для защиты микросхемы. Для этого необходимо извлечь перемычку JP3. Подтягивающий резистор RN1 расположен в массиве резисторов RN (4 х 10 кОм), который на рис. 15.2 изображен под разъемом DIL40 для микроконтроллера AVR с АЦП.
Поскольку сигналы RxD и TxD интерфейса RS232 подаются на выводы PD0 и PD1 микроконтроллера AVR, рекомендуется в случае использования интерфейса изолировать кнопки PD0 и PD1. Для этого следует извлечь соответствующие перемычки в группе JP-PortD.
Линии обмена с квитированием, предусмотренные интерфейсом RS232, в STK200 не применяются. Если скорость передачи определяется на основании тактовой частоты 4 МГц кварцевого осциллятора, встроенного на плату, то погрешность находится в диапазоне 0,2...2,1% (см. табл. 6.2 в главе 6). Если эти значения неприемлемы, то для формирования тактов системной синхронизации должен применяться другой кварц.
ЖКИ-интерфейс STK200
Плата STK200 может применяться для подключения стандартного жидкокристаллического индикатора с контроллером Hitachi HD44780. Для этого используют 14-контактный разъем, расположенный на рис. 15.2 в правом верхнем углу. Подстроечным резистором, который на рис. 15.2 обозначен как “Vo-LCD”, можно изменять напряжение V0 в пределах 0...+5 В для установки контрастности инди-
Описание аппаратной части STK200 321
катора. Более ранние ЖКИ зачастую требовали отрицательного напряжения V0 0...-5 В, которое отсутствует в STK200. В этом случае цепь V0 на STK.200 должна быть разорвана, a V0 — подаваться извне на вывод 3 ЖКИ.
Управление индикатором может быть реализовано в режиме отображения в памяти или в режиме ввода/вывода. В режиме отображения в памяти к индикатору происходит обращение как к внешнему ОЗУ по адресам согласно табл. 15.3.
Таблица 15.3. Адреса доступа кЖКИ-модулю в режиме отображения в памяти
Предыдущая << 1 .. 137 138 139 140 141 142 < 143 > 144 145 146 147 148 149 .. 215 >> Следующая